Matches in SemOpenAlex for { <https://semopenalex.org/work/W2206864749> ?p ?o ?g. }
Showing items 1 to 31 of
31
with 100 items per page.
- W2206864749 endingPage "45" @default.
- W2206864749 startingPage "37" @default.
- W2206864749 abstract "본 논문은, IEEE 1149.1 및 IEEE P1500 기반의 보드 및 SoC의 연결선 지연 고장 테스트를 위한 회로 및 테스트 방법을 제안한다. IDFT 모드 시, 출력 셀의 Update와 입력 셀의 Capture가 한 시스템 클럭 간격 내에 이루어지도록 하는 시스템 클럭상승 모서리 발생기를 구현한다. 이 회로를 이용함으로써, 단일 시스템 클럭 뿐만 아니라 다중 시스템 클럭을 사용하는 보드 및 SoC의 여러 연결선의 지연 고장 테스트를 쉽게 할 수 있다. 기존의 방식에 비해 면적 오버헤드가 적고 경계 셀 및 TAP의 수정이 필요 없으며, 테스트 절차도 간단하다는 장점을 가진다." @default.
- W2206864749 created "2016-06-24" @default.
- W2206864749 creator A5003437019 @default.
- W2206864749 creator A5004740984 @default.
- W2206864749 creator A5061133064 @default.
- W2206864749 creator A5079319259 @default.
- W2206864749 date "2006-01-01" @default.
- W2206864749 modified "2023-10-18" @default.
- W2206864749 title "다중 시스템 클럭으로 동작하는 보드 및 SoC의 연결선 지연 고장 테스트" @default.
- W2206864749 hasPublicationYear "2006" @default.
- W2206864749 type Work @default.
- W2206864749 sameAs 2206864749 @default.
- W2206864749 citedByCount "0" @default.
- W2206864749 crossrefType "journal-article" @default.
- W2206864749 hasAuthorship W2206864749A5003437019 @default.
- W2206864749 hasAuthorship W2206864749A5004740984 @default.
- W2206864749 hasAuthorship W2206864749A5061133064 @default.
- W2206864749 hasAuthorship W2206864749A5079319259 @default.
- W2206864749 hasConcept C41008148 @default.
- W2206864749 hasConceptScore W2206864749C41008148 @default.
- W2206864749 hasIssue "1" @default.
- W2206864749 hasLocation W22068647491 @default.
- W2206864749 hasOpenAccess W2206864749 @default.
- W2206864749 hasPrimaryLocation W22068647491 @default.
- W2206864749 hasVolume "43" @default.
- W2206864749 isParatext "false" @default.
- W2206864749 isRetracted "false" @default.
- W2206864749 magId "2206864749" @default.
- W2206864749 workType "article" @default.